인피니언 3월
XILINX
  • FPGA 이용한 비디오 워터마킹을 위한 OpenCL 애플리케이션 최적화

    2015-10-21

    자일링스의SDAccel개발환경은메모리-바운드(Memory-Bound) 문제를해결할수있는최적의방법을제공한다.      글/ 야스미나바실예비치(JasminaVasiljevic), 토론토대학연구원 페르난도마르티네스발리나(Fernando Martinez Vallina) 박사, 자일링스소프트웨어개발매니저 비디오 스트리밍 및 다운로드는 컨수머 인터넷 트래픽의 대부분의 차지하고 있으며, 클라우드 컴퓨팅의 견인차가 되고 있다. 지속적으로 증가하고 있는 이러한 형태의 콘텐트에 대한 요구로 인해 특화되지 않은 시스템이나 데이터 센터에서도 비디오 프로세싱 애플리케이션이 확대되고 있다. 이러한 디플로이먼트 패러다임의 변화는 트랜스코딩(Transcoding) 및 워터마킹(Watermarkin..

  • Virtex UltraScale VCU108 FPGA 개발 키트

    2015-10-21

    이것은 업계 최초의 하이엔드 20nm 키트입니다.  비디오에서 소개하는 VCU108 FPGA 개발 키트의 기능들은 물론, 얼마나 빠르게 작동을 시작하여 설계 주기를 앞당기게 되는지 확인하세요. VCU108은 Nx100G 시스템과 같은 프로토타이핑 시스템, 네트워킹 및 통신 제품 그리고 고성능 컴퓨팅에 이상적입니다.

  • Zynq UltraScale+ says, “Hello World!”

    2015-10-21

    UltraScale+ portfolio에서의 첫번째 타자인 the Zynq® UltraSCale+™ MPSoC를 만나보세요.  비디오에서는 Zynq UltraScale+ 디바이스에서의 “업스트림” 리눅스 커널 부팅을 시연하고 있습니다. 1단계 부트 로더의 실행, 플랫폼 관리 유닛 펌웨어, ARM Trusted Firmware, U-Boot 그리고 리눅스 커널 및 루트 파일 시스템의 시연을 확인하십시오.

  • Artix-7 35T 기반 평가 키트인 ARTY

    2015-10-21

    ARTY는 Artix-7 FPGA의 융통성과 와트당 성능, 비용절감이라는 이점들을 제공하는 제품입니다. 임베디드 키트 형태로 제공되는 ARTY는 유용한 커넥티비티 인터페이스들로 가득 찬 연산집중적이고 강력한 통신 장치인 동시에 치밀한 타임키퍼이기도 합니다. 본 비디오는 간단한 MicroBlaze 구현물로 스위치를 판독하면서 ARTY 보드를 직접 시동해 보도록 도움으로써 귀하의 다음 번 개발 프로젝트를 시작할 수 있도록 해줍니다!

  • Xilinx, 시스템 제네레이터로 무선 통신 디자인을 간소화하다

    2015-10-20

    자일링스는 DSP를 위한 시스템 제네레이터 2015.3 릴리즈를 출시한다고 밝혔다. 이 새로운 릴리즈는 자일링스® 올 프로그래머블 디바이스를 이용해 고성능 DSP 시스템을 디자인하기 위한 업계 선도적인 고급 툴이다. 이 시스템 제네레이터로 개발자들은 MATLAB® 및 Simulink® 모델 기반 환경 내에서 기존 RTL보다 더 빠르게 제품 품질의 DSP 구현이 가능하다. 이 최신 릴리즈는 새로운 블록세트와 더욱 빨라진 시뮬레이션 및 편집 런타임을 결합하여 무선 알고리즘 개발에서 더 높은 수준의 디자인 추상화(abstraction) 작업과 7배 향상된 디자인 생산성을 발휘한다.  최고 수준의 디자인 추상화(abstraction) 이 새로운 릴리즈에서 HDL 코더는 Viva..

  • Xilinx, IP 서브시스템으로 한 차원 더 높아진 디자인을 제공하는 비바도 디자인 수트 2015.3 출시

    2015-10-14

    자일링스는 비바도 디자인 수트(Vivado® Design Suite) 2015.3 릴리즈를 출시한다고 밝혔다. 이 새로운 릴리즈로 플랫폼 및 시스템 개발자는 생산성을 높이고 개발비용을 절감할 수 있다. 또한 새로운 시장에 적합한 플러그 앤 플레이 방식의 IP 서브시스템으로써 디자인 팀이 최고 수준의 추상화(abstraction) 작업을 할 수 있도록 지원한다. 이 새로운 IP 서브시스템은 향상된 성능의 비바도 IPI(IP Integrator) 및 HLS(Vivado High-Level Synthesis)와 결합하여 더 커진 IP 빌딩 블록과 연결된 콘텐츠를 재사용할 수 있으므로 빠르게 통합 및 검증하여 생산성을 높일 수 있다. 차원이 다른 디자인 성능을 제공하는 IP 서브시스템  자일..

  • HiTech Global Kintex UltraScale 개발 플랫폼

    2015-10-14

    HTG-K800 Kintex™ UltraScale 플랫폼의 모듈식 아키텍처는 산업표준 Vita57.1 FMC 두 개와 Samtec Z-Ray 커넥터를 이용하는 HTG 고속 버스 하나를 통해 뛰어난 융통성을 제공합니다. 핀 수가 많은(HPC: high-pin-count) FMC 커넥터 2개를 통해 온보드 Kintex UltraScale FPGA의 싱글엔드 I/O 320개와 고속 직렬 트랜시버 20개를 액세스할 수 있습니다. HTG 고속 버스를 통해 16 GTH 직렬 트랜시버와 제어 기능을 위한 싱글엔드 I/O 핀들은 물론 Hybrid Memory Cube(HMC), QSFP+, SFP+, SMA 브레이크아웃 및 리타이머(re-timer)/기어박스 인터페이스(CFP2, CFP4, QSFP28 등)와 ..

  • SYSGO사가 Zynq SoC 플랫폼용으로 출시한 인증된 Hypervisor PikeOS의 새로운 특징들

    2015-10-14

    SYSGO사가 Hypervisor PikeOS 버전 4.0을 출시했습니다. 이 제품은 스마트 시스템 제조업체들이 IoT와 Industry 4.0을 액세스할 수 있도록 해줍니다. PikeOS 4.0은 하드웨어와 소프트웨어에 있어서 가장 현대적인 시각화 기술들을 사용합니다. 특정 업계를 위한 안전 표준들을 지원하여 기능 안전성과 IT 보안성을 보장합니다. 특히 무단 액세스, 조작 및 스파이 행위로부터 보호해 줍니다.

  • MathWorks Zynq SoC 프로그래밍 클래스, 새로운 자료로 업데이트

    2015-10-13

    MATLAB®과 Simulink®를 이용한 Xilinx Zynq SoC 프로그래밍이 Xilinx Vivado® Design Suite에 사용할 수 있도록 업데이트 되었으며, 새로운 탐구 예제들이 추가되었습니다. 이 2일간의 실습 과정은 Simulink에서 모델들을 개발 및 구성한 뒤 이를 Zynq SoC 상에 배치하는 데 집중하고 있습니다. 각 참가자들에게 제공되는 ZedBoard는 교육과정 내내 사용되며, 교육과정이 완료된 후에는 개인소유로 주어집니다.

인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 장은성 070-4699-5321 , news@e4ds.com

Top