차세대 레이더 시스템의 개요와 응용 솔루션 소개

ADI / Duncan Bosworth

  • 서*준2016-04-19 오전 11:11:32

    아날로그디바이스 고속ADC는 Xilinx FPGA와 어떤 방식으로 고속통신을 하나요?
  • adi12016.04.19

    CMOS Interface, LVDS Interface, JESD204B interface등의 방식이 있는데, 몇년 전까지만 해도 CMOS 및 LVDS 방식이 대세였는데, Speed Grade및 BW가 올라감에 따라 JESD204B 방식을 많이 사용합니다.
  • 이*우2016-04-19 오전 11:10:43

    혹시 FMCOMMS6 보드를 구매하면 SuperHeterodyne Type 방식 TEST 가능한가요?
  • adi12016.04.19

    FMCOMMS6 보드에는 RFIC가 들어가 있는데 이는 Zero IF 방식의 Transceiver 입니다. 따라서 추가적으로 주파수를 올리고자 한다면 외부에 Mixer/PLL을 사용하시면 됩니다.
  • 이*훈2016-04-19 오전 11:09:55

    FPGA개발 자료도 가능한지요?
  • adi12016.04.19

    FPGA 개발 자료는 ADI에서는 제공하지 않습니다.
  • 임*광2016-04-19 오전 11:08:35

    Gain Control을 Digital단에서 처리하게 된다면 PA의 선형화 부분도 문제가 되는 것 아닌가요??
  • adi12016.04.19

    Gain Control을 Digital 단에서 처리하는것이랑 Analog 단에서 처리 하는것이랑 PA의 선형화 부분과는 관련이 없을것 같습니다.
  • 김*필2016-04-19 오전 11:03:42

    ADI에서 UWB Radar solution을 제공하고 있나요?
  • adi12016.04.19

    ADI에서는 현재 UWB radar 솔루션은 없습니다.
  • 박*상2016-04-19 오전 11:00:59

    저도 약간은 주제에서 벗어난 질문일것 같은데요..^^; 신정네거리역에 설치된 실내 측위 시스템을 본적이 있는데 가시광통신(VLC) 이용에도 응용되고 있는건가요?
  • adi12016.04.19

    가시광선 통신과는 좀 다릅니다.
  • 신*욱2016-04-19 오전 10:59:56

    FPGA 엔지니어 입니다. 무식한 질문일 수 있지만.. ADC 셈플링이 빨라 지면서 디지털 쪽으로 출력되는 데이터도 점점 빨라지고 있습니다. 이에따라 FPGA에서 ADC를 통해 받은 데이터를 셈플링하다보면 데이터가 이상하게 튀는 현상들이 있는데 ADC 설계 문제인지.. FPGA 셈플링 문제인지 찾기 어려운 경우가 많습니다. 혹시 이런 문제 해결을 위해 디지털쪽 셈플링 예제를 제공하는 부분이 있나요?
  • adi12016.04.19

    ADI Data Converter에는 모두 Test를 한다음에 출시하기 때문에 단품 자체의 이슈는 거의 없습니다. ADC와 FPGA간의 Synchronous 이슈로 보입니다.
  • 무명2016-04-19 오전 10:55:22

    세미나 주제와는 다른 이야기일 수 있지만, 최근 GPS JAMMING에 대한 대응 솔루션에 대한 대응이 ADI에서는 있느지 궁금합니다. 물리적으로 불가능하지만, 회피를 위한 솔루션이라고 해야 할까요?
  • adi12016.04.19

    GPS Jamming 회피에 대한 Solution은 ADI에서는 제공하지 않습니다. 이부분은 Analog Component 및 Digital ADC/DAC 그리고 DSP 등의 기술이 들어가야 하기 때문에 Component별로 FPGA를 제외한 Part들은 제공이 가능하지만 GPS Jamming 회피 솔루션 자체는 없습니다.
  • 장*규2016-04-19 오전 10:51:39

    요즘은 zero IF를 사용하지 않나요?
  • adi12016.04.19

    Application에 따라 다르다고 보시면 됩니다. Zero IF의 장단점이 있기 때문입니다. DC Carrier Feedthrough및 Sideband Suppression 등과 같은 것에 대한 해결책이 있어야 안정적인 성능을 얻을 수 있습니다.
  • 임*광2016-04-19 오전 10:50:58

    아.. 제가 말씀드린 질문은 위상배열 안테나에 여러개의 셀이 사용될 경우 즉 GaN PA가 최종단에 배치될 경우 그에대한 cal을 따로 모두 해주어야 할 정도가 아니냐는 것입니다. 또는 그런 부분에서 AD의 출시 제품은 어느정도의 평탄도를 가지는지에 대한 질문이기도 하구요.
  • adi12016.04.19

    Path별로 Calibraiton은 필요합니다. 그런데 각 Path별로 주파수에 따른 평탄도 즉, Flatness는 주파수 Operating BW에 따라 할 수도 있고 안할 수 도 있습니다.
인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 강정규 070-4699-5321 , news@e4ds.com

Top