기사입력 2012.12.28 13:40
홍콩, 2012년 12월 13일 — Altera(NASDAQ: ALTR)와 ARM(LON: ARM, NASDAQ: ARMH)은 전례 없는 파트너쉽으로 두 회사가 Altera SoC 디바이스에 이용할 수 있도록 FPGA 적응식 디버그 기능을 제공하는 DS-5 임베디드 소프트웨어 개발 툴키트를 공동으로 개발했다고 밝혔다. 이 ARM® Development Studio 5 (DS-5™) Altera Edition 툴키트는 Altera SoC 디바이스 내에서 듀얼 코어 CPU 서브시스템과 FPGA 패브릭 사이에 디버깅 장벽을 제거할 수 있도록 설계되었다. 이 새로운 툴키트는 ARM 아키텍처에 이용하기 위한 뛰어난 멀티코어 디버거와 FPGA로 설계된 로직에 따라서 적응할 수 있는 기능을 결합함으로써 임베디드 소프트웨어 개발자들을 위해서 표준적인 DS-5 사용자 인터페이스를 통해서 이전에 불가능했던 수준의 전체적 칩 가시성 및 제어를 가능하게 한다. 이 새로운 툴키트는 Altera의 SoC Embedded Design Suite에 포함되며 2013년 초부터 제공할 예정이다.
Altera SoC 디바이스는 단일 디바이스로 듀얼 코어 ARM Cortex™-A9 프로세서와 FPGA 로직을 결합함으로써 사용자가 FPGA 패브릭으로 사용자 정의 주변장치 및 하드웨어 가속화기를 설계함으로써 맞춤화된 필드 프로그래머블 SoC 디자인을 구현할 수 있는 성능과 유연성을 제공한다. Altera는 가장 먼저 Cyclone® V SoC 디바이스의 샘플 공급을 시작했다.
ARM Development Studio 5(DS-5) Altera Edition 툴키트는 SoC 내의 FPGA의 고유한 고객 구성에 따라서 역동적으로 적응함으로써 임베디드 디버깅 기능을 CPU-FPGA 경계를 교차해서 매끄럽게 확장하며 표준적인 DS-5 사용자 인터페이스를 통해서 CPU 및 FPGA 도메인으로부터의 모든 소프트웨어 디버깅 정보를 단일화한다. 이 툴키트를 DS-5 Debugger의 뛰어난 멀티코어 디버깅 기능과 결합하고 Quartus® II 소프트웨어의 SignalTap 로직 분석기로 연동해서 교차 트리거링이 가능하도록 함으로써 전에 없이 뛰어난 디버깅 가시성과 제어를 달성할 수 있으므로 작업 생산성을 크게 향상시킬 수 있다.
ARM의 시스템 설계 부문 경영 부사장인 John Cornish는 “이질적 요소들을 포함하는 혁신적인 실리콘 디바이스는 마찬가지로 이질적인 기능들을 포함하는 혁신적인 소프트웨어 툴을 필요로 한다. Altera의 28nm Cyclone V 및 Arria V SoC 디바이스와 조만간 출시 예정인 Altera 20nm SoC 디바이스에 이용할 수 있도록 설계된 이 혁신적인 툴키트가 바로 그와 같은 요구를 충족한다. 기술적 혁신인 이 툴키트는 CPU 디버깅과 FPGA 디버깅을 단일화함으로써 사용자 생산성을 크게 향상시킨다. Altera와 ARM은 Altera SoC 개발 키트와 Altera SoC Embedded Design Suite에 널리 이용되고 있는 앞선 성능의 생산성 향상 기능들을 이용해서 이와 같은 첨단 툴 기술을 개발할 수 있었다. 그럼으로써 두 회사의 상호 고객들을 위해서 유용성을 크게 높이게 되었다”고 말했다.
ARM DS-5 툴키트 스위트는 ARM 아키텍처에 이용하도록 업계에서 가장 진보한 성능의 멀티코어 디버거를 제공한다. 이 툴키트는 비대칭 멀티프로세싱(asymmetric multiprocessing) 및 대칭 멀티프로세싱(symmetric multiprocessing) 시스템 구성으로 동작하는 시스템에 대해서 디버깅이 가능하다. 이 툴키트는 JTAG 및 이더넷 디버깅 인터페이스를 통한 보드 브링업(bring-up), 드라이버 개발, OS 이식, 베어 메탈(bare-metal), 리눅스 애플리케이션 개발에 널리 사용되고 있으며 리눅스 및 RTOS awareness를 제공한다.
Altera의 제품 및 마케팅 부사장인 Vince Hu는 “ARM과 협력해서 이와 같은 혁신적인 툴키트를 공동으로 개발하게 된 것을 매우 기쁘게 생각한다. ARM DS-5 Altera Edition 툴키트는 소프트웨어 엔지니어들을 위해서 놀랄 만큼 강력한 개발 및 디버깅 툴을 제공하므로 우리 회사 SoC 디바이스를 이용해서 아주 빠르게 개발 작업이 가능하다”고 말했다.
주요 특징 및 이점:
• 소프트웨어 디버그 뷰가 개발자가 FPGA 패브릭으로 프로그램한 주변장치 요소들을 포함하도록 적응하므로 전체적인 SoC의 하드 및 소프트 주변장치 레지스터 메모리 맵을 보여주는 매끄러운 뷰를 제공한다.
• DS-5 Debugger가 Cortex-A9 프로세서 코어 및 FPGA 패브릭으로 구현된 CoreSight™ 호환 맞춤화 로직 코어의 디버그/트레이스 데이터를 동시적으로 표시한다.
• Altera USB Blaster JTAG 디버그 케이블이 DS-5 디버거와 Altera SoC 디바이스에 이용하기 위한 기타 Altera JTAG 기반 툴 모두를 지원한다.
• FPGA 패브릭 내의 신호 이벤트를 비침습적(non-intrusive)으로 포착 및 시각화하고 이를 소프트웨어 이벤트 및 프로세서 명령 트레이스와 시간적으로 상관화(time-correlated)할 수 있다.
• CPU와 FPGA 로직 도메인 사이에 향상된 신호 레벨 하드웨어 교차 트리거링이 가능하므로 교차 도메인 하드웨어/소프트웨어 동시 디버깅이 가능하다.
• DS-5 Streamline 성능 분석기를 포함하므로 소프트웨어 쓰레드(thread) 및 이벤트 정보를 SoC 및 FPGA의 하드웨어 카운터와 상관화할 수 있으므로 시스템 레벨 병목지점을 식별하고 교정할 수 있다.
가격 및 공급
Altera SoC 용의 ARM DS-5 Altera Edition 툴키트는 2012년 12월 13일 파리에서 개최되는 ARM 테크니컬 심포지엄에서 선보일 예정이다. 이 툴 키트는 995달러 가격의 Altera SoC Embedded Design Suite(Altera SoC EDS) Subscription Edition에 포함된다. Altera SoC EDS에 관한 자세한 내용은 www.altera.com/soc-eds에서 볼 수 있다. ARM DS-5 Altera Edition 툴키트에 관한 더 자세한 내용은 www.altera.com/ds-5-ae에서 볼 수 있다. Altera SoC EDS는 2013년 초부터 제공할 예정이다.
[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 장은성 070-4699-5321 , news@e4ds.com