캘리포니아, 산호세 - 2014년 5월 8일 - 알테라 코포레이션(Altera Corporation, Nasdaq: ALTR)은 오늘 Stratix® 10 FPGA 및 SoC 고객이 이전 세대 고성능 프로그래머블 디바이스 대비 2배의 예측된 코어 성능 이득을 그들의 설계에서 성공적으로 달성했다고 발표했다. 알테라는 다양한 업계를 대표하는 초기 액세스 고객들과 긴밀히 협력해 Stratix 10 FPGA 성능 평가 툴을 사용하여 그들의 차세대 설계를 대상으로 벤치마크를 수행했다. 고객은 인텔의 14nm 트라이게이트 공정 기술과 새로운 지평을 여는 Stratix 10 HyperFlex 아키텍처의 결합으로 FPGA 코어 성능에서 획기적 증가를 경험했다.
알테라의 Stratix 10 디바이스를 위한 차세대 코어 패브릭 아키텍처 HyperFlex는 십여 년 간 FPGA 업계의 구조적 혁신에서 거둔 가장 괄목할 만한 향상을 대표하고 있으며, 기존 FPGA 아키텍처로 실현할 수 없는 애플리케이션을 구현한다. HyperFlex 아키텍처를 적용한 Stratix 10 FPGA 및 SoC는 네트워킹, 통신, 방송, 국방, 컴퓨팅 및 스토리지 시장에서 최첨단의 성능 핵심적인 애플리케이션 요구를 만족할 수 있다.
초기 액세스 고객들은 Stratix 10 디바이스가 제공하는 엄청난 성능 이득을 직접적으로 경험하고 있다. Stratix 10 FPGA 초기 액세스 프로그램을 통해 알테라는 여러 고객들과 협력하여 Stratix 10 FPGA용으로 제작된 성능 평가 툴을 통해 그들의 기존 설계를 실행했다. 고객 설계는 광범위한 애플리케이션을 목표로 ASIC 대체 설계, 기존의 고성능 FPGA 통신 설계, 높은 처리성능의 데이터 센터 및 컴퓨팅 설계를 포함해 다양한 하드웨어 설계 방법을 이용한다. 모든 경우에서 고객은 Stratix 10 FPGA를 사용해 설계 성능에서 최소 2배의 증가를 경험했다.
Rohde & Schwarz의 CoC 디지털 통합 책임자 베른트 리베트라우(Bernd Liebetrau)는 "처음 Stratix 10 FPGA 초기 액세스 프로그램에 참여했을 때 알테라에서 주장하는 2배 성능 향상을 그대로 상상하기 어려웠다"면서 "그러나 알테라와 함께 작업을 시작하고 알테라 기술진으로부터 많은 가이드를 받으면서 불과 며칠만에 우리는 알테라의 설계 툴을 통해 기존 설계 중 하나를 실행하면서 이전에 실행했던 성능의 두 배 이상을 경험할 수 있었다. 이러한 수준의 성능은 전에는 FPGA에서 가능하지 않았던 새로운 애플리케이션을 위한 가능성을 열어준다"고 말했다.
고객의 설계를 벤치마크하는 외에도 알테라는 유사한 2배 성능 이득을 제공하기 위해 Stratix 10 HyperFlex 아키텍처를 위한 일부 소프트 IP를 최적화했다. 알테라의 광 전송 네트워크(OTN) IP 포트폴리오는 이전 세대의 고성능 FPGA에서 350MHz로 동작했지만, Stratix 10 디바이스를 사용하는 경우 700MHz 이상 성능을 달성한다. 현재 Stratix V FPGA에서 1024비트 폭 데이터 경로로 동작하는 알테라의 400GbE IP는 HyperFlex 아키텍처를 적용할 경우 512비트 폭 데이터 경로에서 2배 성능으로 동작함으로써 프로그래머블 코어 패브릭 내에서 영역 이용은 크게 줄이면서 동일한 높은 처리성능을 달성한다.
알테라의 제품 마케팅 총괄 책임자 Patrick Dorsey는 "우리가 구조적 혁신과 공정 기술 리더십을 통해 2배의 획기적인 로직 성능을 달성할 수 있다고 주장한 것은 과감한 시도였다. 알테라는 고객들과 긴밀히 협력함으로써 알테라의 차세대 Stratix 10 FPGA 및 SoC 플랫폼으로 무엇을 달성할 수 있는지 실제로 함께 확인할 수 있었으며, 그 결과는 놀라웠다"고 말했다.
인텔의 14nm 트라이게이트 공정과 HyperFlex 아키텍처를 이용하는 Stratix 10 FPGA 및 SoC는 통신, 국방, 방송, 컴퓨팅 및 스토리지 시장에서 최첨단, 최고 성능 애플리케이션을 구현하면서 시스템 전력을 대폭 줄이도록 설계되었다. Stratix 10 FPGA 및 SoC는 이전 세대 고성능 디바이스의 2배 코어 성능을 제공한다. 엄격한 전력 예산을 갖는 고성능 시스템을 위해 Stratix 10 디바이스는 전력 소모를 Stratix V FPGA 대비 최대 70%까지 줄일 수 있게 한다.
또한 Stratix 10 FPGA 및 SoC는 업계 최고 수준의 시스템 통합을 제공한다. 4M LE(logic element) 이상의 최고 밀도 단일 칩 방식의 디바이스이며, 10TeraFLOP 이상의 단일-정밀도, 강화된 부동 소수점 DSP 성능, 28Gbps 백플레인 지원 트랜시버 및 56Gbps 트랜시버 경로를 포함해 이전 세대 FPGA 대비 4배 이상의 직렬 트랜시버 대역폭, 3세대 고성능, 쿼드 코어 64비트 ARM Cortex-A53 프로세서 시스템, 단일 패키지에 DRAM, SRAM, ASIC, 프로세서 및 아날로그 부품을 통합할 수 있는 멀티다이 솔루션이라는 장점이 있다.
[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 장은성 070-4699-5321 , news@e4ds.com