자일링스 커넥티비티, 임베디드 및 DSP 키트로 SoC 디자인의 생산성 및 혁신성 향상
ISE 디자인 수트 11.4를 갖춘 버텍스-6 FPGA 및 스파르탄-6 키트, 경쟁력 있는 차별화에 주력하여 개발 기간 단축
2009년 12월 자일링스는 FPGA를 통해 디자인 할 경우, 개발자가 혁신과 차별화에 주력할 수 있는 자사 타깃 디자인 플랫폼의 일부인 새로운 6 가지 개발 키트를 발표했다. 이 플랫폼은 기존의 버텍스-6 및 스파르탄-6의 제품군용으로 SoC 개발 시 저전력 소비 수준 확보 및 최적의 시스템 성능 도달에 소요되는 시간을 단축시킨다. 또한 이 새로운 키트는 디자인 팀에게 디자인 흐름에 최적화된 툴 수트, 100여개의 업체로부터 Feed Back되어 전 기능을 갖춘 IP 및 전문 분야에 공통된 타깃 레퍼런스 디자인을 제공함으로써 임베디드 프로세싱, DSP 및 고속 직렬 커넥티비티가 요구되는 시스템 구축을 타깃으로 한다.
커넥티비티 개발
커넥티비티 개발 키트에는 FPGA내의 하드블록을 자일링스 커넥티비티 IP 와 자일링스 얼라이언스 회원사인 노스웨스트 로직의 주요 써드파티 IP를 결합하여 XAUI 또는 Gb 이더넷 브리지에 완전 확장형 PCI Express를 실행 할 수 있는 타깃 레퍼런스 디자인이 포함되어 있다. 고객은 버텍스-6 FPGA키트의 완전 인증 PCIe gen1 또는 gen2 x1, x2 ,x4중에서 선택할 수 있다. 또한 DMA 설정에 동조시켜 시스템 대역폭, 외부 DDR3 메모리로부터 데이터 읽기 쓰기 및 시스템 환경 내의 전체 XAUI 인터페이스에 대한 연결을 최적화 할 수도 있다. 디자이너는 스파르탄-6 FPGA키트를 통해 노스웨스트 로직의 풀 라이선스 DMA 엔진 IP를 이용하여 완전 인증 PCIe gen1을 Gb이더넷에 연결할 수 있다. 두 키트는 디자이너가 시스템 대역폭을 측정하고 호스트 시스템 환경의 설정을 최적화 하여 전력 및 비용을 절감할 수 있도록 한다. 사전 탑재된 타깃 레퍼런스 디자인은 4 가지 클록 도메인(최대 250 MHz 로 작동) 을 이용하는 전 기능을 갖춘 커넥티비티 시스템을 시연하기 위해 최적화되었다.
[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 장은성 070-4699-5321 , news@e4ds.com