2014-05-20 10:30~15:00
ALTERA / 정지원 차장
정*식2014-05-20 오전 11:00:08
FPGA의 병렬 구조를 이용하신다고 했는데, 병렬 구조를 이용할 경우 시스템 가속 향상은 어느 정도 인가요?altera92014.05.20
시스템을 구현하는 방식에 따라 차이가 있겠지만, Clock 쉐어링을 하기 때문에,, 쉐어링이 가능한만큼,, 가속 향상이 증가 된다 보시면 됩니다.이*용2014-05-20 오전 11:00:08
ARRAY 프로세스 강화 방법은 CPU를 추가 하면 되나요e4ds2014.05.20
메일을 통해 답변해 드리겠습니다. 감사합니다. ^^무명2014-05-20 오전 10:59:33
arm core에 따로 OS를 올려 운용할 수 있나요??altera12014.05.20
AMP 를 이야기하시는 것이라면 가능합니다.이*용2014-05-20 오전 10:58:40
FPGA 인터페이스 구성에서 속도를 높이기 위한 구성은 어떻게 해야 하나요altera12014.05.20
SoC FPGA는 최대 datawidth 256bit를 제공하며 이를 이용하여 최대 125Gbps의 속도를 이끌어낼 수 있습니다.이*용2014-05-20 오전 10:57:05
Altera SoCFPGA 는 기존의 ALTREA와 기능이 강화된 것인지요altera12014.05.20
FPGA에 ARM 기능이 첨가된 것으로 FPGA의 성능은 V 시리즈와 동일합니다.sang***2014-05-20 오전 10:56:31
LE는 플리플롭 갯수인가요?altera12014.05.20
Logic Element에 FF이 포함됩니다만 정확하게 일치한다고 할 수 없습니다.이*용2014-05-20 오전 10:55:51
altera와 차이점은 무었인지요altera92014.05.20
Altera 의 차이점이요? 현재 Altera 의 제품을 보시고 있습니다.이*용2014-05-20 오전 10:54:33
cpu 간 프로그램은 하나의 아킥덱처로 구성가능한가요altera12014.05.20
cpu간은 inter-core을 말씀하시는지요?sang***2014-05-20 오전 10:54:03
머신비젼 camera 영상처리 kit 추천바랍니다.altera12014.05.20
jeffjeong@axios.co.kr 으로 문의 메일 주시면 답신 드리겠습니다.안*수2014-05-20 오전 10:54:01
RTOS가 지원되는지 궁금합니다.altera12014.05.20
VxWorks, uC/OS, ThreadX, QNX, INTERGRITY, abassi, 등등이 지원됩니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com