또 하나의 SoC(System on chip), System on MAX 10

2014-11-04 10:30~13:00

ALTERA / 함석필 차장

  • 서*준2014-11-04 오전 11:44:19

    ADC 입력전압 범위?
  • altera32014.11.04

    VCCIO dependant합니다. 3.3V 정도로 보시면 됩니다.
  • 서*준2014-11-04 오전 11:43:03

    내부 메모리 입력폭을 36이 아니라 64,128 확장가능한가요?
  • altera92014.11.04

    내부에 내장된 emebedded memory는 36bit이 최대입니다. in/out 모두 36이며, 양방향 사용시에 18x18로 사용가능합니다.
  • 이*용2014-11-04 오전 11:41:47

    max10 프로그램은 c++로 로직이 구성되어있나요
  • altera92014.11.04

    기본적으로 FPGA는 HDL language를 근간으로 합니다. NIOS processor를 동시 사용시에 C language를 별도로 사용하실 수 있습니다.
  • 김*환2014-11-04 오전 11:40:59

    사용해보고 싶은 디바이스네요. NIOS + VIP 검토중 입니다.
  • altera92014.11.04

    네 감사합니다. 좋은 아이디어입니다.
  • 김*수2014-11-04 오전 11:39:20

    전체적인 System속도와 PWM Channel의 갯수는 어떻게 되는지요?
  • altera32014.11.04

    전체적인 System 속도의 Max는 up to 450Mhz입니다. 이는 가장 Best 한 Register간의 Performance 입니다. PWM Channel 수는 GPIO의 수를 생각하시면 됩니다.
  • 서*준2014-11-04 오전 11:39:07

    로직 딜레이를 사용하기 위해 SOFT CELL 사용하면 되나요?
  • altera32014.11.04

    좋은 방법은 아니지만, 가능합니다. CELL 간 route delay가 다르기 때문에 균일한 delay를 구현하시려면, counter를 사용하시기를 권장합니다.
  • 김*수2014-11-04 오전 11:38:24

    각 제품군별 Cost도 궁금합니다
  • altera42014.11.04

    Gate count에 따라 다양합니다. 자세한 Cost는 담당 Sales와 상담 부탁 드립니다.
  • 김*수2014-11-04 오전 11:38:11

    ADC의 Resolution은 어떻게 되는지요..
  • altera22014.11.04

    12bit resoluation 입니다.
  • 이*현2014-11-04 오전 11:36:35

    ADC input 단의 허용 전력은 어느정도입니까?
  • altera32014.11.04

    ADC의 허용 전력에 대한 이해를 Input Voltage로 이해하였습니다. 사용되는 Input Range는 0 ~ Vref (Max 3.6V) 입니다. ADC Input capacitance는 9pF입니다.
  • 서*준2014-11-04 오전 11:32:20

    MIPI 이미지 센서 인터페이스 IP도 제공되나요?
  • altera32014.11.04

    MIPI IP는 3rd party IP로 지원이 가능합니다. 다만, 외부에 DPHY Chip을 사용해야 하며, Real Data의 data-rate에 따라 지원 가능한 경우가 다릅니다.
인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 강정규 070-4699-5321 , news@e4ds.com

Top