Altera의 차세대 고성능 저전력 FPGA 및 SoC Arria 10

2015-09-01 08:30~12:00

ALTERA / 노진수 과장

  • 김*호2015-09-01 오전 11:07:28

    [질문] IP PLL 이 integer 만 지원하는 이유가 있을까요?
  • altera32015.09.01

    fPLL은 inter외에도 지원 가능 합니다.
  • 김*훈2015-09-01 오전 11:07:01

    로직 크기와 게이트 크기의 표현은 어떻게 표현하나요?
  • altera32015.09.01

    Altera 의 경우 Logic Element로 표시하면 Xilinx의 Logic Cell의 크기와 비교하시면 됩니다.
  • altera32015.09.01

    FPGA는 LUT+FF 구조를 100퍼센트 로직 사이즈로 환산 하시는 힘들지만, logic 크기는 Arria 10 overview에서 보실 수 있습니다.
  • 심*석2015-09-01 오전 11:05:12

    Sound path에서 auto src가 지원이 되는지요?
  • altera22015.09.01

    auto src가 어떤걸 문의하시는 건지요? 혹시 I2S를 말씀하시는 건지요?
  • 구*철2015-09-01 오전 11:04:43

    Hard memory controller를 사용하려면 nios를 반드시 써야 한다는 말인가요?
  • altera32015.09.01

    Nios는 HMC 에서 memory calibration을 하기위한 특정 기능만 수행합니다. 일종의 특화된 칩으로 생각하시면 됩니다.
  • altera32015.09.01

    네, 하지만 Engineer분이 신경쓰지 않으셔도 됩니다. 자동으로 control하는 scheme이 포함되어 있습니다.
  • altera22015.09.01

    HMC 의 sequencer가 Hard cored nios로 구성되어 있습니다. bank IO colume에 이러한 nios가 하나씩 있습니다.
  • 심*석2015-09-01 오전 11:04:19

    CAN은 AUTOSAR지원이 가능한가요? AUTOMOTIVE에서만 지원이 되는 것인데..계획이 있는지요?
  • altera22015.09.01

    Device에서 지원은 되나 관련 driver는 3th party에서 지원합니다.
  • 심*석2015-09-01 오전 11:03:20

    I2S Support지원이 되나요?
  • altera22015.09.01

    I2S는 3rd party IP를 통하여 지원을 하고 있습니다.
  • 조*선2015-09-01 오전 11:01:40

    arria10은 xilinx Ultrascale virtex 시리즈와 경쟁제품인가요?
  • altera32015.09.01

    Kintex와 경쟁 제품입니다.
  • Youn***2015-09-01 오전 11:01:35

    PICe hard IP는tool에서 무상 제공되나요?
  • altera22015.09.01

    PCIe의 경우 Harded define 되어 있으므로 무상입니다.
  • 김*열2015-09-01 오전 11:01:23

    중간에 잘 못들었는데, DDR3인경우는 Speed가 어디까지 가능하죠?
  • altera32015.09.01

    DDR3는 2.133G까지 지원합니다.
  • 김*호2015-09-01 오전 11:01:08

    [질문] HMC 경우, 장점 대비 단점은 없을까요?
  • altera32015.09.01

    장점 이라고 하면, Hard memory controller이기 때문에, 내부 clock performance가 보장됩니다. 단점은 Application별로 여러가지 존재 할 수 있습니다.
인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 강정규 070-4699-5321 , news@e4ds.com

Top