2015-09-01 08:30~12:00
ALTERA / 노진수 과장
김*수2015-09-01 오전 10:51:04
Automotive Application에 적용하고자 합니다. 각각의 성능을 비교해보고자 합니다.알테라 사이트에서 비교 가능한 자료가 있나요?altera22015.09.01
Altera site에 solution 메뉴에 Automotive 파트가 있습니다. 이 부분을 통해 자료 확인이 가능하시며 좀더 세부적인 내용은 저희 쪽으로 연락 하시면 됩니다.altera22015.09.01
대략적인 성능 비교는 product catalog를 통해서도 확인할 수 있으며, 자세한 비교 자료는 FAE나 FSE를 통해 받아 보실 수 있습니다.무명2015-09-01 오전 10:48:55
[질믄] Arria 10 FPGA 및 SoC는 현재의 High-End FPGA에 비해 15퍼센트 성능 이득을 제공하고, 동시에 이전 Mid-Range 디바이스에 비해 최대 40퍼센트의 전력을 절감을 제공하낟고 하셨는데, 금번에 적용된 기술이 어떤 것들이 있는지 궁금합니다~altera32015.09.01
SmartVoltage ID Programmable Power Technology Low Power Device VCC power Manager 총 4가지 있습니다.전*중2015-09-01 오전 10:48:34
그리고, 사용자 정의비트(예, 28:1) 같은 것도 Gbps가 설계 가능한가요?altera22015.09.01
Protocal 에 따라 달라지는데.. Native PHY를 통해 설계가 가능합니다. 28:1의 의미를 정확히 알수가 없네요?장*규2015-09-01 오전 10:48:11
Power control logic의 알고리즘은 변경가능한가요?altera32015.09.01
Power Control Logic 의 알고리즘은 변경 불가능 합니다. IP영역에 해당합니다.전*중2015-09-01 오전 10:48:07
혹시 Gbps의 Serializer/Deserializer를 최대 몇 채널까지 설계가 가능하나요?altera22015.09.01
Arria10 deveice중 가장 큰 device에서 96채널까지 가능합니다.무명2015-09-01 오전 10:47:40
속도와 전력소모를 필요에 따라 즉시 조절 가능하다는 건가요?altera32015.09.01
그런의미는 아니고요, 사용자의 디자인의 resouce 에 따라 필요 전력소모를 확인할수 있는 Tool 입니다.김*환2015-09-01 오전 10:47:35
이전 FPGA기능 모두 사용가능한가요?altera32015.09.01
HDL 로 코팅한것이라면 무제가 없으며, 기존 IP 를 사용하셨더라고, 같은 기능의 IP 를 제공하기 때문에 문제 없으실거라 예상됩니다.재*2015-09-01 오전 10:47:33
혹시 Xilinx사의 FPGA DCM(Digital Clock Manager)에 해당하는 기능이 Altera FPGA에도 있나요?altera32015.09.01
ALTERA PLL에서 Clock management를 제공하고 있습니다.전*중2015-09-01 오전 10:47:29
혹시 Gbps의 Serializer/Deserializer를 최대 몇 채널까지 설계가 가능하나요?altera22015.09.01
Arria10 device 중 가장 큰 device를 사용하면 96채널까지 사용가능합니다.정*문2015-09-01 오전 10:47:10
전력효율이 어느정도인지 부연 설명좀...altera22015.09.01
전력 효율은 user logic에 따라 다릅니다. 본 세미나에서 설명 드린 부분은 동일한 logic 기준으로 기존 device 대비 전력 효율 개선을 의미합니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com