2016-02-23 08:30~12:00
ALTERA / 송영규 차장
안*수2016-02-23 오전 11:07:25
물론 PCIe 규격 (Tree)와는 맞지 않지만, NTB 등을 사용하지 않고 Multi Root system을 구현할 수 있을지 궁금해서 문의 드렸습니다.altera22016.02.23
일반적으로 말씀하신 topology는 NTB가 지원되는 PCIe switch를 통해 구성하는 것으로 알고 있습니다. Virtual환경에서는 말씀하신 것을 지원하기 위해 SRIOV를 지원합니다.안*수2016-02-23 오전 11:06:39
2개 이상의 Host와 연결되어 Shared Resource 형태로 접근할 수 있는 Application 등이 혹시 존재하는지요?altera22016.02.23
앞선 질문에 답신을 드렸습니다.남*식2016-02-23 오전 11:02:57
Altera에서 SoC 시리즈를 내놓고 있는데, 만약 이런 솔루션을 이용하면 Micom과 PCIe interface를 하나의 보드에 구현할 수 있는 것인가요?altera22016.02.23
Altera의 SoC FPGA는 ARM이 host가 되는 RootPort 와 , device처럼 동작하는 endpoint가 지원되므로 어떤 구성이든 가능하오며, 말씀하신 single board구성도 가능하실것으로 생각합니다.송*용2016-02-23 오전 11:02:43
알테라의 arria 제품도 메모리를 제어를 쉽게 하기 위해서 x사의 MCB(Memory Control Block) 같은 형태로 간단히 메모리를 제어 할수 있는 블럭이 내장되어 있는지요?altera32016.02.23
네 Altera에서는 EMIF라는 IP를 사용하시면 간단히 메모리를 제어할수 있습니다.무명2016-02-23 오전 11:02:34
DDR3 DDR4의 DQBus에 SSTL15와 CTTPOD12의 차이는 뭔가요?altera22016.02.23
크게는 전기적으로 1.5에서 1.2V IO power로 낮아진 I/O standard 입니다. 그밖에 termination value등이 약간 차이가 있습니다. 어쨌든, SSTL 보다 power나 speed 면에서 우수하다고 보시면 됩니다.김*환2016-02-23 오전 11:01:34
Nios2를 올려야 드라이버 포팅이 가능한건가요??altera22016.02.23
Nios2와 같은 CPU block은 필요없습니다.정*균2016-02-23 오전 10:57:11
PIPE규격을 만족하기 위해 외부 PHY 을 연결해서 사용해야 하는지요?altera22016.02.23
일반적으로 PCIe 사용에 있어, PIPE규격의 PHY를 사용하실 필요는 없습니다.김*중2016-02-23 오전 10:56:43
Avalon 과 AXI 의 차이는 무엇인가요?altera22016.02.23
AXI버스는 ARM에서 정의한 AMBA 규격에 포함된 bus protocol입니다. Avalon 규격또한 유사한 규격이오나, 사용의 용이성에 있어 Avalon bus가 훨씬 쉽습니다. AXI bus의 경우 Cache/Locking/Out of ordering 등 관련된 feature들이 많이 추가되어 다소 사용이 어렵습니다.안*수2016-02-23 오전 10:56:34
질문란에 한글이 안들어가네요. 그래서 메모장에서 긁어서 넣습니다.혹시 Multi Host System과 관련된 Application도 제공되나요?altera32016.02.23
가상화 관련된 내용을 여쭈시는 건가요?김*환2016-02-23 오전 10:55:39
디바이스 드라이버를 사용하게 되면 FPGA구현상 어려운 부분 중 하나인 타이밍 맞추는 문제는 거의 없다고 봐도 되나요??altera32016.02.23
Hard IP를 사용하게 되면 IP 내의 Timing에 대한 문제는 없다고 보셔도 됩니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com