2016-02-23 08:30~12:00
ALTERA / 송영규 차장
정*균2016-02-23 오전 10:54:55
PIPE규격을 만족하기 위해 외부 PHY 을 연결해서 사용해야 하는지요?altera22016.02.23
기본적으로 Altera PCIe HIP는 device에 내장된 transceiver를 사용하도록 되어있습니다. PIPE의 사용은 과거 device에서 지원하였으나, 최신 device에서는 지원되지 않습니다.정*균2016-02-23 오전 10:53:39
네, DDIO 입니다.altera32016.02.23
DDIO 사용할 수 있습니다.박*수2016-02-23 오전 10:53:00
1.2V LVDS 신호일때 최대 몇 Mhz 까지 Performance 가 나올수있나요? PECL 신호도 지원되나요?altera22016.02.23
1.2 LVDS와 PECL은 지원하지 않습니다.안*수2016-02-23 오전 10:47:29
CvP Init을 사용하면 PCIe Root가 FPGA를 직접 Configuration 하는 것이 가능한가요?altera22016.02.23
네 가능합니다.altera22016.02.23
네 가능합니다.정*균2016-02-23 오전 10:47:27
IO셀안에서 DDR레지스터를 바로 사용할 수 있나요?altera22016.02.23
DDR Register를 말씀하시는 것은 DDIO를 뜻하는 지요?김*중2016-02-23 오전 10:46:47
Arria 이 경우는 configuration 시간이 어는 정도 되나요?altera22016.02.23
Arria 10 device중 가장 용량이 큰 10AGX115 를 예로들면, 32bit parallel mode, 100MHz로 configuration할 경우, 100ms 이내로 끝납니다. 이보다 작은 arria 10의 경우는 더욱 짧은 시간안에 마칠 수 있습니다.무명2016-02-23 오전 10:45:37
최대 6.5Gb throughput이면 10Gb 이더넷에 못 미치는데 다른 장점이 있는지요?altera22016.02.23
Slide상에 소개된 성능은 6.5Bytes입니다. 따라서, 52Gbps가 지원되므로 10Gb에는 문제가 없습니다.안*수2016-02-23 오전 10:45:31
PCIe의 Debugging등을 위하여 PCie의 Sate의 상태를 볼 수 있는 기능도 제공하는지요?altera22016.02.23
PCIe IP에 대한 debug정보와 LTSSM정보가 제공됩니다.김*중2016-02-23 오전 10:45:01
비디오 어플리케이션에 적용을 하려면 AVST가 적합한가요?altera22016.02.23
AV-ST를 사용하시는것이 적합하오나, 대신 PCIe TLP packet handling을 직접해주셔야 합니다. 따라서, PCIe AV-MM으로 구성하시는 것이 편합니다.송*용2016-02-23 오전 10:43:17
PCI 시그널은 Arria와 직접연결해서 쓰나요 아면 중간에 Phy IC를 써야 하는건가요?altera22016.02.23
과거 device에서는 PIPE규격을 통해 외부 PHY 을 연결을 할 수도 있으나, 기본적으로는 내장된 transceiver 를 사용하도록 되어 있습니다. 따라서, PCIe를 위해 외부에 별도의 IC는 필요없습니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com