회로 / PCB설계를 위한 노이즈 저감 대책

2018-11-29 10:30~11:30

MouserElectronics / 박경진 강사

  • 윤*준2018-11-29 오전 11:26:45

    EST/Burst 에 의해 발생하는 노이즈의 감쇠 방법이 궁금합니다. 신호라인에서의 대처방법도 궁금합니다
  • Mouser_12018.11.29

    정전기 대책 소자를 이용하여 대책하게 됩니다. 바리스터, TVS다이오드, 다이오등입니다.
  • 안*상2018-11-29 오전 11:26:40

    EMI 에서 Vertical 과 Horizental 로 나오는 노이즈를 어떻게 구별해서 대책할 수 있나요
  • Mouser_12018.11.29

    따로 그렇게 대책하기는 쉽지 않습니다. 다만 커먼모드노이즈로 인한 것인디 디퍼렌션모드노이즈인지만 분류를 하게 됩니다. 그렇다고 현업에서 이렇게 일일이 분류하면서 대책하지는 않습니다.
  • 김*주2018-11-29 오전 11:26:04

    ic 가까이에 커패시터는 얼마 용량uF 을 적용해야되는지요?
  • 공*철2018-11-29 오전 11:25:59

    예를 들어 Cap을 6mm 뛰울때와 10mm 뛰울때 어는게 노이즈에 좋을까요?
  • Mouser_12018.11.29

    가장 가깝게 삽입해야 합니다. 배선자체가 인덕턴스 이기 때문입니다.
  • 공*철2018-11-29 오전 11:23:52

    회로 노이즈를 억제 하기위해서는 GND가 정말 중요한것 같습니다...
  • 허*현2018-11-29 오전 11:22:18

    엘리베이터가 작동할때마다 근처에 있는 보드에 자주 이상이 생기는데 이런 노이즈는 어떻게 해결하나요? 기판 내에서 조치사항은 뭘까요?
  • 최*일2018-11-29 오전 11:21:48

    노이즈는 챔버에서 측정하나요?
  • Mouser_12018.11.29

    챔버에서 가능하고 사무실에서는 쉴드박스나 쉴드룸에서 스펙트럼분석기를 이용하여 측정이 가능합니다.
  • 장*식2018-11-29 오전 11:21:16

    오실로스포크로 측정시 high freq 대역에서 GND 접지가 가까운곳에 놓고 측정해야한다고 언급하셨는데 어느정도 주파수 기준이 있을까요?통상 DDR, PCIe 측정과 같이 고속은 알겠습니다만.
  • 김*수2018-11-29 오전 11:21:02

    노이즈 저감을 위한 실장 관련 참고 도서도 추천 부탁 드립니다.
  • 임*식2018-11-29 오전 11:20:53

    유전체높이의 3배라 하심은 이 값은 경험적 으로 얻는 휴리스틱한 이상적 값이라고 보아야하나요??
  • Mouser_12018.11.29

    네 맞습니다.
인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 강정규 070-4699-5321 , news@e4ds.com

Top