2020-07-02 10:30~12:00
Mentor, a Siemens Business / 이준석 차장
소*록2020-07-02 오전 10:37:27
지멘스에서 교육세미나 진행 중이신데, HLS가 하드웨어 디자인 중 정확히 어떤 디자인가요?Mentor32020.07.02
https://www.mentor.com/hls-lp/multimedia/catapult-high-level-synthesis-platform-overview 이 링크에서 오버뷰를 참고하시는데 이해가 쉬우실 듯 합니다.윤*은2020-07-02 오전 10:35:30
어떤 FPGA를 사용하나요Mentor32020.07.02
FPGA 종류에 종속적이지 않습니다.신*호2020-07-02 오전 10:35:13
HLS로 나온 결과물은 HDL로 Translation 된 형태 인가요 아니면 Gate level mapping 까지 완료가 된 형태인가요??Mentor32020.07.02
HLS의 결과물은 RTL 입니다. gate level 은 이후의 합성 툴에서 진행하십니다.이*진2020-07-02 오전 10:35:07
안녕하세요. HLS를 설계 뿐 아니라 검증 쪽에도 적용할 수 있나요?Mentor32020.07.02
HLS는 HLV(high level verification)을 도입하였을 때 보다 효율적입니다. 기존의 RTL 기반 검증을 C/C++ 레벨에서 진행함으로써 용이성, 런타임 단축 등의 기대효과가 있습니다.신*욱2020-07-02 오전 10:34:23
HLS를 사용해보면 최적화 부분이 어렵게 느껴집니다. Catapult HLS를 사용하면 최적화를 더 쉽게할 수 있는 부분들이 있나요?mentor22020.07.02
HLS에서 최저화가 가장 핵심 입니다. Catapult HLS에서는 사용자가 code 수정없이 loop pipelining, unrolling등을 편리하게 수행할 수 있는 솔루션을 제공 합니다.신*욱2020-07-02 오전 10:14:59
xilinx의 경우 HLS툴을 무료로 사용할 수 있도록 하고 있습니다. Mentor 사의 HLS를 사용하기 위한 라이센스 정책과 다사와의 차별화된 점은 무엇인지 질문 드립니다.mentor22020.07.02
Xilinx HLS의 경우 자사의 FPGA에만 적용 가능합니다. Catapult HLS는 FPGA뿐만 아니라 ASIC에도 대응 가능한 것이 가장 큰 차이점 입니다. 기술적인 차이점과 라이센스 정책 관련해서는 hls_contact@mentor.com 으로 문이 주시면 보다 상세히 답변 드리겠습니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com