2021-06-01 10:30~12:00
Intel / 김형숙 부장
이*수2021-06-01 오전 11:07:26
Ethernet toolkit을 효율적으로 사용하는 방법에 대해서 질문드립니다 그리고 사용시 주의해야 하는 기능에 대해서 질문드립니다Intel42021.06.01
Ethernet Toolkit을 사용하실 경우, 일반적으로 link debugging을 하실 때, Example design을 활용하셔야 Ethernet Packet을 보낼 수 있습니다. 또한, Ethernet Link의 initial이 진행 되야 Data 를 Transmit하실 수 있습니다.박*규2021-06-01 오전 11:06:57
Intel Quartus Prime는 전자시스템 설계 디자이너들이 신속하고 비용 효율적으로 마켓에서 혁신과 차별화를 실현이 가능한데 차후 SoC, CPLD, 전력 솔루션 기능도 가능한지 궁금합니다.intel12021.06.01
SoC의 개념이 경우에 따라 다른데요. Intel FPGA에서는 ARM core가 들어간 device를 SoC 라고 부릅니다. SoC hardware 구성도 Quartus를 이용합니다. CLPD인 MAX도 quartus를 사용하여 설계합니다.전력 솔루션은 범위가 넓은 것 같은데요. Intel FPGA에서는 power sequence IP를 제공하고 있습니다.이*희2021-06-01 오전 11:06:55
Ethernet 디자인 및 디버깅에 적용되는 규격이 별도 있나요? (예. ISO, IEEE 등)intel22021.06.01
IEEE802.3x ethernet MAC PCS PHY 규격을 따릅니다윤*모2021-06-01 오전 11:06:47
MAX10으로 입문했는데 특강 잘듣겠습니다.intel12021.06.01
감사합니다.김*환2021-06-01 오전 11:04:29
자일링스 제품만 사용해 보았는데 system generator 와 유사한 기능이 알테라에도 있나요?? 시뮬레이션이나 DSP와 같은 고도 기능도 사용 가능한가요? E-Tile은 MAC 을 FPGA에서 기능해 주는건가요? 소프트웨어 적인 디버깅도 가능한가요??intel12021.06.01
Platform designer 로 시스템을 구현할 수 있습니다. hard IP에 대한 simulation file을 제공합니다. E-tile은 MAC이 FPGA core가 아니라 transceiver tile에 구현되어 있습니다. 내부 ARM core에서 data를 처리하는 경우 software로 디버깅할 수 있을 것으로 보입니다.intel32021.06.01
system generator는 DSP Bulider 라는 프로그램이 있습니다. simulink 로 설계하여 사용 가능 하십니다.조*묵2021-06-01 오전 11:04:15
xilinx의 FBGA 기능도 포함되있을까요?Intel42021.06.01
FBGA 기능은 무슨의미인가요?Intel42021.06.01
FBGA가 어떤 의미신가요?intel32021.06.01
Xilinx 라면 FPGA 를 물어 보신 걸까요?김*수2021-06-01 오전 11:00:39
Hard IP는 xilinx의 Core Generator와 유사한 방법으로 이더넷 블록을 만드는 것이군요?Intel42021.06.01
냅. Intel은 platform design GUI Tool을 이용하여 디자인을 할수 있습니다.이*희2021-06-01 오전 11:00:29
Ethernet을 설계하는 Software는 어떤 것들이 있나요? 대표적으로 사용하는 것들의 특징을 알고 싶습니다.intel12021.06.01
FPGA를 사용하여 ethernet 구현할 때는 RTL로 logic으로 구현하거나 혹은 내부 프로세서로 data 처리하는 경우가 많습니다. ethernet 과 관련한 software를 제공하지는 않습니다.배*훈2021-06-01 오전 10:58:52
네, 현재 기기와 기기 사이에는 ethercat 방식을 적용하고 있습니다. 상위 서버 및 관리자에게는 ethernet 을 사용해야 하므로intel12021.06.01
네. 웨비나가 도움이 되었길 바랍니다.이*희2021-06-01 오전 10:57:09
경쟁사 대비 E-Tile Hard IP 의 장단점은 무엇인가요?intel22021.06.01
아래 답변을 참고해 주세요. 단점을 언급하자면 개발자가 Ethernet path에 대한 구현을 해야 하는 것입니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com