2021-10-07 10:30~12:00
ROHM / 송오용 선임연구원
허*현2021-10-07 오전 11:16:52
pcb설계시에 ic 아래로 패턴이 지나가는 경우가 많은데 절대 주의사항은 뭐가 있나요?ROHM12021.10.07
스위칭이 많은 곧에서 신호선 특히 아날로그 신호선이나 높은 임피던스 신호에 주의 해야 합니다. 이유로는 노이즈에 취약하고 노이즈로 인하여 데이터가 오염 될 수 있기 때문입니다.김*수2021-10-07 오전 11:16:45
DCDC 레퍼런스 보드(평가보드)가 있을까요?ROHM22021.10.07
폐사 제품의 DCDC는 평가 보드를 제공 하고 있습니다~!!이*수2021-10-07 오전 11:13:28
기업에서 PCB 레이아웃을 활용하여 노이즈에 대응하는 경우 중점적으로 검토하고 점검해야 할 사항들에 대해서 문의드립니다ROHM22021.10.07
본 세미나 내용을 참고 부탁 드립니다~!!김*주2021-10-07 오전 11:09:25
질문: 전도 노이즈는 pcb패턴을 넓게하면 효과가 있을까요?ROHM22021.10.07
DCDC 스위칭 루프의 PCB 배선을 드껍고 짧게 배선 하면 기생 용량이 작아져 Noise를 줄이는 효과가 있습니다~!!문*웅2021-10-07 오전 11:08:46
스위칭 동작시에 발생하는 전도, 방사 노이즈의 발생원을 효과적으로 줄이는 방법에 대해서 질문드립니다ROHM22021.10.07
본 세미나 내용을 참고 부탁 드립니다~!!전*호2021-10-07 오전 11:07:10
[질문] PCB 레이아웃을 통한 노이즈 대책 관련 최근 이슈와 해결사례가 궁금합니다.ROHM22021.10.07
본 세미나 내용을 참고 부탁 드립니다~!!권*안2021-10-07 오전 11:05:26
많이 배웠습니다.ROHM12021.10.07
조금이나 도움이 되었다면 감사할 다름이 입니다.안*표2021-10-07 오전 11:02:31
RE 테스트는 패스했으나, CE 테스트에서 신뢰성이 Fail 될 수도 있나요 ? CE Fail 발생시 연결된 케이블도 검토가 필요한지 문의드립니다.ROHM12021.10.07
그렇습니다. RE 시험에 통과 하더라도 CE 시험에서 Fail 하는 경우도 많이 있습니다. CE의 경우 주로 배선을 통해서 발생하므로 주로 케이블이나 제품 앞부분이 Pi형 필터를 Capacitor등을 이용해서 충분히 대책 하실 수 있습니다.백*학2021-10-07 오전 10:58:09
전류 모니터를 위해 GND에 션트저항이 삽입되는 구조에서는 EMI 측면에서 GND 효과가 줄어들것 같은데 이와 관련 추가되어야 하는 대책들이 있을까요?ROHM22021.10.07
특정 DCDC에서 전류 Monitor를 위해 추가 되는 션트 저항이 추가 되는 Applcation도 동일 하게, 전류 루프에서 최대한 배선을 짧고 꿁게 배선을 추천 드립니다~!!이*석2021-10-07 오전 10:58:01
스너버 회로 구현 시 저항값의 제한이 있을까요?ROHM12021.10.07
스너버 회로 구성하는 경우 저항 값의 제한은 없습니다만, 저항 값이 낮아 지면 낮아 질 수로 저항의 발열로 나타 나기 때문에 일반적으로는 10옴 전후의 제품을 구성하게 됩니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com