마이크로칩 5월 배너
Analog Devices와 함께 하는 전원 회로 설계 웨비나

2025-04-22 10:30~12:00

ADI / 노일 상무

  • 조*영2025-04-22 오전 10:46:46

    ADI의 DSP나 센서 솔루션과 전원 솔루션을 함께 구성할 경우, 전체 시스템 전력 최적화를 위한 전원 시퀀싱(Power Sequencing)은 어떻게 구현하는지요?
  • ADI12025.04.22

    추가로 시퀀서를 사용하는 것이 가장 간단하게 구성할 수 있으며 각 load에 맞추어 전체 시스템 구성을 저희 FAE들과 함께 고민하실 수도 있습니다.
  • 김*식2025-04-22 오전 10:46:37

    커런트레퍼런스 소스형태로 병렬 멀티 LDO에 입력시 출력 노이즈 특성이 동일하게 낮게 나온다고 하셨는데, 일반 형태보다 노이즈 레벨이 대략 어느 정도 차이가 나는지 궁금합니다.
  • ADI12025.04.22

    특정 part의 경우 110dB정도의 PSRR을 보이고 있습니다. 기존 자사 part보다 약 50dB이상의 성능향상이 있었습니다.
  • JooH***2025-04-22 오전 10:44:14

    병렬 사용시 current source가 2개이면 Set 전압을 다시 계산해야 하는 지요?
  • ADI32025.04.22

    Balast 저항을 사용하여 로드를 균등하게 분배하므로, 이 저항에 의한 전압 drop이 추가로 발생하게 됩니다. 이에 다른 출력 전압 계산이 필요합니다.
  • 주*원2025-04-22 오전 10:43:08

    현재 업계 동향 및 앞으로의 발전 방향에 대해서 문의드립니다
  • ADI12025.04.22

    이번 강의자료에서는 해당 내용을 다루지 않고 있습니다. tim.cheong@analog.com으로 문의주시면 저희 기술담당 지원을 통해 알려드릴 수 있도록 하겠습니다.
  • JooH***2025-04-22 오전 10:41:57

    Current reference LDO를 병렬로 사용 할 대 Set 전압의 오차와 Iref의 오차에 의한 차이는 어느 정도인지 spec에 나와 있나요?
  • ADI12025.04.22

    각 part의 datasheet에 해당 내용이 명기되어 있습니다.
  • 송*규2025-04-22 오전 10:41:52

    current source방식 LDO의 장점은 설명을 통해 이해하였는데 단점은 무엇일까요?
  • ADI12025.04.22

    굳이 넣는다면 bypass cap을 하나 더 넣는다는 단점이 있을 수 있습니다.
  • 이*우2025-04-22 오전 10:35:51

    DCDC IC의 Feedback Loop특성을 측정하여 Phasemargin이 40도 이상이면 안정 하다고 판단하는데요. 이것의 정확한 의미에 대해서 쉽게 설명해주시면 감사하겠습니다.
  • ADI12025.04.22

    해당 내용에 대해서는 오늘 자료에서는 다루지 않고 있습니다. tim.cheong@analog.com으로 문의주시면 해당 내용을 전달해 드리도록 하겠습니다.
인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 강정규 070-4699-5321 , news@e4ds.com

Top