Altera, FPGA 설계를 위한 업계 최초 통합 100G EFEC 솔루션 제공
Enhanced Forward Error Correction 기술을 이용해서 빠르게 100G로 이전 가능
홍콩, 2011년 3월 8일 — Altera(NASDAQ: ALTR)는 고성능 Stratix® IV 및 Stratix V 시리즈 FPGA에 이용하도록 최적화된 업계 최초의 통합 EFEC(enhanced forward error correction) IP 코어를 제공한다고 밝혔다. 이 EFEC7 및 EFEC20은 Altera의 Newfoundland Technology Centre(전 Avalon Microelectronics)에서 개발한 다차원 IP 코어로서, 특히 대도시 및 장거리 OTN(optical transport network) 같은 100G 애플리케이션에 이용하도록 설계한 것이다.
오늘날 서비스 사업자들은 비디오 데이터에 대한 갈수록 높아지는 대역폭 수요를 충족하기 위해서 10G 대도시 및 장거리 OTN 네트워크를 100G 속도로 업그레이드하고 있으며 또한 앞으로 400G로 이전할 계획을 세우고 있다. 또한 이들 네트워크 백본은 25~50퍼센트 더 긴 광섬유 거리로 작동하면서 전력, 비용, 지연시간은 낮추어야 한다. Altera의 EFEC IP 코어는 더 긴 거리로 요구되는 성능과 오류 없는 전송을 달성할 수 있도록 한다.
Altera의 통신 및 브로드캐스트 사업 부문 선임 부사장인 Don Faria는 "10G, 40G, 100G 트랜시버 및 트랜스폰더 시장이 합쳐서 2014년에 전세계적으로 20억 달러 이상으로 성장할 것으로 전망되는 가운데 Altera는 맞춤화 IP를 이용해서 뛰어난 성능의 유연한 실리콘 플랫폼을 제공하기 위한 준비가 되어 있다. 통합적인 단일 소스 100G 솔루션을 제공할 수 있게 된 최초의 회사로서 차세대 광 네트워크에 대한 시장 수요를 빠르게 충족할 수 있게 되었다"고 말했다.
Altera의 EFEC7과 EFEC20은 극히 높은 이득의 hard decision FEC 코어들로서 100G 네트워크를 향상시키고 오늘날 업계에서 가장 작은 크기로 FPGA 기반 EFEC를 구현할 수 있도록 한다. EFEC7과 EFEC20은 Streaming Turbo Product Code BCH 코드(SPC-BCH)를 이용해서 G.709 표준으로 가장 우수한 이득을 제공한다. 각기 7퍼센트 및 20퍼센트 오버