알테라의 28nm 가변-정밀도 DSP 블록 아키텍처,2011 디자인비전 어워드 수상
—알테라 코포레이션(NASDAQ: ALTR)은 자사의 가변-정밀도 DSP 블록 아키텍처가 디자인콘 2011 디자인비전 어워드(DesignCon 2011 DesignVision Award)의 반도체 및 IC 부문을 수상했다고 오늘 발표했다. 알테라의 가변-정밀도 DSP 블록 아키텍처는 디자인비전 어워드 심사위원들로부터 많은 다양한 정밀도 수준을 효율적으로 지원하는 FPGA에서 고정밀도 고성능 디지털 신호 처리 기능을 지원할 수 있는 성능에 대해 인정을 받았다. 이러한 독창적인 아키텍처는 알테라의 28-nm FPGA 포트폴리오 내에 구현되어 시스템 성능을 증대시키고 전력소모를 절감하고 DSP 알고리즘 설계자들에 대한 아키텍처 제약요소를 낮춰준다. 알테라는 디자인콘 2011 기간 동안 산타 클라라 컨벤션 센터에서 개최된 기념행사에서 2011 디자인비전 어워드를 수상했다.
알테라는 보다 높은 정밀도의 신호 처리 기능에 대한 업계의 요구를 충족시키기 위해서 업계 최초로 가변-정밀도 DSP 블록 아키텍처를 개발했다. 이러한 혁신적인 아키텍처를 통해 FPGA의 각 DSP 블록을 컴파일 시에 3개의 9x9, 2개의 18x18, 1개의 27x27 또는 18x36 멀티플라이어 모드로 구성될 수 있다. 복수의 DSP 블록을 사용하여 보다 높은 정밀도 모드를 추가적으로 제공할 수 있다. 이 아키텍처는 블록-대 블록 기반으로 단일 DSP 블록에서 저해상도 고정소수점 비디오에서부터 단일-정밀도 부동소수점에 이르는 다양한 정밀도를 블록별로 지원하며, 심지어 최소 외부 로직만으로 배정밀도(double-precision) 부동소수점을 지원한다. 알테라의 가변-정밀도 DSP 블록 아키텍처에 대한 보다 자세한 내용과 아키텍처에 대한 화이트 페이퍼 또는 웹캐스트는 www.altera.com/dsp-variable-precision에서 구할 수 있다
[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 장은성 070-4699-5321 , news@e4ds.com