2013-06-04 10:30~12:00
ALTERA / 정지원 차장
임*준2013-06-04 오전 11:59:16
다시 한번 질문 드리는데요 하나의 soc fpga에서 다른 fpga 까지 multi configuration 가능 한지요?알테라2013.06.04
네 일단 일반적인 MCU에서 Altera FPGA configuration하는 방법으로 가능합니다.임*준2013-06-04 오전 11:58:00
서드파티의 resource를 interface만 맞으면 사용하는데 문제가 없나요?알테라2013.06.04
resouce가 어떤 의미신지요? :-) IP라면 AXI를 준수한다면 사용가능합니다.박*상2013-06-04 오전 11:54:23
소비전력과 처리 대상에 대한 속도가 궁금합니다.알테라2013.06.04
worst case일때 5W정도 소모됩니다.임*준2013-06-04 오전 11:52:31
cpu에서 연산되고 처리 되는 부분을 fpga에서 signal tap같은 걸로 확인해 볼수 잇나요? in.out이 정상적으로 되는지알테라2013.06.04
네 여러가지 방법으로 가능합니다. signal tap혹은 system console등을 사용하여 가능합니다.남*희2013-06-04 오전 11:51:33
config rom에 부트 롬 넣어허 한개 칩에 사용 가능한가요?4알테라2013.06.04
정확한 답변을 드리기 위해 별도로 연락을 드리겠습니다.이*진2013-06-04 오전 11:47:43
부트롬, 프리로더, 부트로더 같은 용어는, 알테라 전용 용어인가요, 아님 일반용어인가요?알테라2013.06.04
일반적인 용어라고 생각하시면 됩니다.이*일2013-06-04 오전 11:46:35
영상 데이터를 이더넷이나 와이리스로 실시간으로 전송 가능한가요? 8MByte 정도면 처리 시간이 얼마나 걸릴까요?알테라2013.06.04
추후 별도로 연락드리겠습니다.조*래2013-06-04 오전 11:45:33
clock 소스는 FPGA와 ARM을 따로 공급해야 하는 것이지요?알테라2013.06.04
네 따로 구성하시게 됩니다.무명2013-06-04 오전 11:40:38
소리 처리하는 코덱도 제공 하나요?알테라2013.06.04
확인 후 답신 드리겠습니다.김*돈2013-06-04 오전 11:37:55
AXI는 폰노이만 구조에서 쓰고, Avalon은 하바드 구조로 알고있는데, Qsys를 통해 연결시 성능 감소등의 패널티가 전혀 없나요? 발생한다면 어느정도인지 궁금합니다...알테라2013.06.04
일단 폰노이만/하바드 구조등은 별개이며, Qsys는 내부의 Qsys interconnect가 NoC구조로서 low latency에 최적화 되어있습니다. 따라서 AXI <-> Avalon간에 성능 누락은 거의 없으며, 경쟁사 대비 좋은 성능을 보이고 있습니다.[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.
고충처리인 강정규 070-4699-5321 , news@e4ds.com