HDL과 IP 그리고 상위언어를 쉽게 합성하는 HLS 특강

2016-12-06 10:30~13:50

Intel / 양준식 차장

  • 김*환2016-12-06 오후 1:20:25

    코드 뽑는 과정에 대한 실습 예제는 없나요?
  • 김*환2016-12-06 오후 1:20:19

    DSP 관련 구현할때 매틀랩과 연동이 되나요??
  • 김*환2016-12-06 오후 1:18:20

    Testbench 코드로도 시험할 경우 모델심과 자체 제공되는 것 중 차이가 많나요??
  • 이*운2016-12-06 오전 11:20:05

    C/c++ 언어를 코딩시 주의 해야 하는 부분이 있나요 그리고 하드웨이 사이즈를 줄이기 위해 코딩 관련 주의점이 있나요
  • intel12016.12.06

    재귀 호출 및 포인터의 사용을 부분을 주의하시면 됩니다. 하드웨어 사이즈를 줄이기 위해서는 불필요한 코드들이 들어가 있지 않으면됩니다. 그리고 최적화 옵션을 제공합니다. 이에 따라 IP가 최적화 되어서 생성이됩니다.
  • 박*상2016-12-06 오전 11:16:27

    CPU코어설계에서 자동으로 배선배치를 하지않고 수작업으로 배선설계를 하는데 많이 어렵고 힘드네요.ㅠㅠ 손쉬운 합성방법은 없을까요???
  • intel12016.12.06

    CPU 코어설계에서 niosII를 사용하시면 코어를 생성하실 필요없이, 그대로 임베디드 시스템을 만드실수 있습니다.
  • 김*식2016-12-06 오전 11:14:40

    [질문] Intel PSG에서의 A++ 컴파일러에 대한 특징과 장점에 대해 추가 설명을 요청 드립니다
  • intel12016.12.06

    메일을 통해 답변 드리겠습니다. 감사합니다. ^^
  • 김*식2016-12-06 오전 11:12:43

    [질문] 오늘 강의해 주신 Intel PSG의 High Level Design Tool인 HLS의 최대 장점은 무엇인지요?
  • intel12016.12.06

    C/C++ 로 되어있는 기존의 코드를 쉽고 빠르게 H/W로 컴파일하여 하나의 IP로 사용하실수 가 있으며 기존의 시스템에 연결하여 빠를 제품 생산을 할수가 있습니다.
  • 김*식2016-12-06 오전 11:11:22

    [질문] Intel PSG의 High Level Design Tool인 HLS와 비교되는 기존 Too들l에는 어떤 것들이 있는지요?
  • intel12016.12.06

    Intel PSG 내에 OpenCL을 위한 Intel PSG의 AOCL 가 있으며, DSP 빌더, 그리고 HLS가 있습니다.
  • 김*호2016-12-06 오전 11:09:09

    HDL 로 변환해주는 알고리즘이 지원하는 랭귀지는 어떤게 있을런지요
  • intel12016.12.06

    C/C++ 언어를 HDL 컴파일러를 통해서 HDL IP로 변경됩니다.
  • 이*민2016-12-06 오전 11:08:04

    C++같은 상위레벨 언어로 FPGA 개발 가능하다는 거죠?
  • intel22016.12.06

    네 맞습니다. HLS는 C++로 된 design을 HDL로 변환해주는 컴파일러 Tool입니다.
인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 강정규 070-4699-5321 , news@e4ds.com

Top