HDL과 IP 그리고 상위언어를 쉽게 합성하는 HLS 특강

2016-12-06 10:30~13:50

Intel / 양준식 차장

  • 김*호2016-12-06 오전 11:07:33

    영상처리 시에는 꼭 vip 를 써야하나요 ?
  • intel12016.12.06

    이미 구현 하신 알고리즘이 있으시면 vip를 사용 하지 않으셔도 됩니다.
  • 정*균2016-12-06 오전 11:06:59

    C나 C++도 지원이 되는 소스버전이 있나요?
  • intel12016.12.06

    현재 C/C++지원하고 있으며 HDL 컴파이럴를 통해서 IP화 합니다.
  • 이*하2016-12-06 오전 11:06:43

    High level 코드와 HDL / Verilgo 비교해서 사이즈는 어느정도 차이 날까요?
  • intel32016.12.06

    Design 한 복잡도에 따라 달라질수 있습니다.
  • 서*준2016-12-06 오전 11:06:16

    gpu보다 fpga가 더 고속연산처리에 유용한가요?
  • intel22016.12.06

    GPU가 가지고 있는 프로세서의 개수는 제한적이지만, FPGA는 Resource가 허용하는 한 더 많이 추가할 수 있습니다. 당연히 Clock속도가 기준이 되야 겠지만, 이러한 면에서 FPGA가 향후 고속연산처리의 솔루션으로 부각되고 있습니다.
  • 정*균2016-12-06 오전 11:06:10

    HSL이 지원되는 Quartus버전이 있는지요?
  • intel32016.12.06

    현재는 16.1 Beta 가 있으며 17.0에 정식 버전으로 제공 됩니다.
  • 정*규2016-12-06 오전 10:58:42

    다음에 궁금한것이 있으면 어디로 연락을 드리면 될까요?
  • intel12016.12.06

    유니퀘스트의 엑시오스 부서에서 지원하고 있습니다. FAE분이나 세일즈 분에 연락을 하셔서 담당자와 연결될수 있습니다.
  • 박*호2016-12-06 오전 10:57:56

    설문에 남기긴 했지만 다중의 네트워크 카메라의 영상처리 솔루션이 있을까됴?
  • intel22016.12.06

    말씀하시는 Solution은 Interface와 영상처리로 구분하여 생각해야 합니다. I/F는 다중의 Network I/F를 FPGA에서 IP로 지원하는 지 확인하셔야 하며, 영상처리는 VIP라는 IP로 solution을 제공하고 있습니다.
  • 강*현2016-12-06 오전 10:55:38

    다음 세미나에서는 실제 HLS로 design 되는 예제를 준비해서 보여 주시면 이해가 좀더 쉬울 것 같습니다.
  • intel12016.12.06

    네 준비중에 있습니다. 추후에 관심 있으시면 담당 FAE를 통해서 지원 받으시면 됩니다.
  • 고*곤2016-12-06 오전 10:55:22

    기존 HDL로 작성 검증된 알고리즘을 불러서 C와 Simulation 할 수 있는 기능도 있는지요?
  • intel32016.12.06

    C 언어로 구현된 환경에서 HDL로 변환해 주는 알고리즘이라 생성된 HDL로 simulation이 가능 합니다.
  • 장*기2016-12-06 오전 10:55:12

    관련하여 더 많은 자료를 검토할 수 있는 링크라던가 사이트에 대한 소개가 있었으면 합니다.
  • intel22016.12.06

    현재는 www.altera.com을 통해 자료를 제공하고 있습니다. Tools 출시와 함께 자료가 업데이트 될 예정입니다.
인터넷신문위원회

[열린보도원칙] 당 매체는 독자와 취재원 등 뉴스이용자의 권리 보장을 위해 반론이나 정정보도, 추후보도를 요청할 수 있는 창구를 열어두고 있음을 알려드립니다.

고충처리인 강정규 070-4699-5321 , news@e4ds.com

Top