전원선로상의 노이즈 현상의 이해와 대책

2019-06-20 10:30~12:00

전기전자 평생교육원 / 박경진 교수

  • 최*혁2019-06-20 오전 10:54:44

    Ceq Req Leq 의 eq는 '등가' 맞죠?
  • analog12019.06.20

    네 맞습니다.
  • 김*주2019-06-20 오전 10:54:40

    ESL, ESR은 각 소자의 기생 성분인 것 같은데요. 실제 소자에는 있을 수 밖에 없는데 발표해주신대로 병렬연결을 할 수 있는 공간이 있는 회로에는 적용해볼만 하겠네요.
  • analog12019.06.20

    네 맞습니다.
  • 신*영2019-06-20 오전 10:53:20

    smd cap 의 물리적인 크기가 여러 종류인데요. 보드에서 cap값만 맞다면 어떤 크기 규격을 사용하던 상관없는지요?
  • analog12019.06.20

    그렇지 않습니다. 특성이 달라요.. 확인 해 보셔야 합니다.
  • 정*균2019-06-20 오전 10:52:58

    바이패스 캐패시터 수량은 라인에 흐르는 전류나 전력에 따라 수량을 추가하거나 빼는건가요?
  • analog12019.06.20

    바이패스의 기본목적은 고주파 노이즈 유무에 따라 사용합니다. 그래서 개수는 하나를 쓰는게 일반적입니다.
  • 김*주2019-06-20 오전 10:52:54

    네! 계산식은 인터넷에서 검색하면 나오겠죠!^^
  • analog12019.06.20

  • 김*훈2019-06-20 오전 10:52:34

    노이즈 전류에 따른 캐패시터 선정에 대한 기준이 있는지 ?
  • analog12019.06.20

    여러 상황을 봐야 선정할 수 잇는대요. 그 중일부인 PDN을 이해하시면 좋겠습니다.
  • 신*영2019-06-20 오전 10:52:17

    재방송 진행되겠죠? 중간 중간 놓친 부분이 있네요
  • e4ds2019.06.20

    재방송 진행되며, 웨비나가 종료된 후 다시보기도 가능합니다.
  • 김*주2019-06-20 오전 10:51:37

    보통 IC 쪽에는 104(0.1uF)을 사용하는데 어떤 이유인지요?
  • analog12019.06.20

    계산상 그렇게 됩니다.
  • 김*훈2019-06-20 오전 10:51:33

    라인에 인덕턴ㅅ를 줄이는 것이 중요하다고 이야기를 하시는데.. 페이리트 비드를 추가하는 것은.. 인덕터를 다는 것인데.. 어떻게 이해를 해야 되는지 ?
  • analog12019.06.20

    비드 하나만 달지는 않지요. 커패시터와 같이 달기 때문에 문제없어요.
  • 이*진2019-06-20 오전 10:51:08

    칩의 전원 부근에 cap 붙인것들 보고 어디서는 decoupling cap이라고 하고 어디서는 bypass cap 이라고 하고...
  • analog12019.06.20

    bypass는 대략 pF대로 보시면 됩니다.
Top