5G 구현을 위해서는 LTE 요건보다 10배 정확하게 패킷 교환 네트워크 전체에서 타이밍 소스를 동기화할 수 있어야 한다. 이에 마이크로칩이 자사의 IEEE 1588 정밀 시간 프로토콜(PTP) 및 클럭 복원 알고리즘 소프트웨어 모듈이 탑재된 단일 칩 저전력 다중 채널 IC를 출시했다.
마이크로칩, ZL3073x/63x/64x 플랫폼 출시
단일 칩 저전력 디바이스로 통합, 성능 향상
마이크로칩 IEEE 1588 PTP 등을 통해 지원
5G 구현을 위해서는 LTE 요건보다 10배 정확하게 패킷 교환 네트워크 전체에서 타이밍 소스를 동기화할 수 있어야 한다. 마이크로칩은 30일, 5G 구현을 지원하기 위해 자사의 IEEE® 1588 정밀 시간 프로토콜(PTP) 및 클럭 복원 알고리즘 소프트웨어 모듈이 탑재된 단일 칩 저전력 다중 채널 IC를 출시했다고 밝혔다.
▲ 마이크로칩, 5G 무선 액세스 장비에 초정밀 타이밍 제공하는
단일 칩 네트워크 동기화 솔루션 출시 [그림=마이크로칩]
라미 카나마(Rami Kanama) 마이크로칩 타이밍 및 통신 사업부 부사장은 “마이크로칩 ZL3073x/63x/64x 네트워크 동기화 플랫폼은 정교한 측정, 교정, 튜닝 기능을 통해 엄격한 5G 요구 사항을 충족하기 위해 네트워크 장비 시간 오류를 줄인다”라며, “필요한 채널 밀도를 구현하는 아키텍처와 저지터(low-jitter) 신디사이저는 5G 무선 접속망(RAN)용 타이밍 카드, 라인 카드, 무선 장치(RU), 중앙 집중화 유닛(CU) 및 분산 유닛(DU)의 설계를 간소화한다”라고 말했다.
마이크로칩의 측정, 교정, 튜닝 기능은 5G 시스템이 ITU-T G.8273.2 클래스 C(최대 절대 타이밍 오차: 30ns)와 클래스 D(최대 절대 타이밍 오차 한도: 5ns) 타이밍 오차 요건을 충족할 수 있도록 지원한다. 아키텍처는 최대 5개의 독립적인 디지털 위상 고정 루프(DPLL) 채널을 제공한다. 전력 소모가 0.9W에 불과한 소형 9 × 9mm 패키지로 보드 공간, 전력 및 시스템 복잡성을 절감한다.
네트워크 동기화 플랫폼 소프트웨어는 마이크로칩의 ZLS30390 IEEE 1588-2008 프로토콜 엔진과 연계된 ZLS30730 고성능 알고리즘을 포함한다. 이들은 모두 정밀 타이밍 기능을 갖춘 3G, 4G 및 5G 네트워크에 광범위하게 구축됐다.
ZL3073x/63x/64x 네트워크 동기화 플랫폼은 OX-601 오븐 제어 크리스탈 오실레이터(OCXO) 등 마이크로칩의 정밀 5G 오실레이터 제품군과 결합, 5G 네트워크 사업자에 토탈 시스템 솔루션을 제공한다. 이더넷 물리 계층(PHY) 디바이스 제품군은 클럭 생성, 팬아웃 버퍼, 지터 감쇠 솔루션, 쿼츠 및 MEMS 오실레이터를 포함하는 마이크로칩의 타이밍 및 클럭 솔루션 포트폴리오를 보완한다.
마이크로칩은 애플리케이션 노트 및 기타 디자인 지원 툴과 함께 그래픽 사용자 인터페이스(GUI) 및 평가 보드를 제공한다. ZL3073x/63x/64x 네트워크 동기화 플랫폼은 현재 양산이 가능하며, IEEE 1588 PTP 및 알고리즘 소프트웨어 모듈과 함께 제공된다. 해당 모듈은 다운로드 라이선스 조건으로 제공된다.