- Stratix 10 MX의 HBM2(High Bandwidth Memory) 사용방법 및 구조 설명
최근의 애플리케이션에서는 고성능 연산과 대량의 데이터를 처리하기 위해 다수의 메모리를 요구하고 있습니다. 기존 보편적인 간단한 메모리 회로 설계 기법으로는 새로이 요구되는 응용에서의 처리용량을 만족하지 못하는 문제에 직면했습니다.
이에 Intel에서는 Stratix10 제품내 HBM(High Bandwidth Memory)를 집적화 하였습니다. 이는 종전 Discrete Memory솔루션 대비하여 10배의 성능 향상과 저전력이 가능하게 되었습니다.
이번 웨비나에서는 FPGA내 HBM 구조에 대해 설명 드리고 HBM 메모리를 제어하기 위한 FPGA device내 Memory Controller IP의 설정 방법과 Simulation 환경에 대해 소개하며, 마지막으로 S10 MX 제품의 Development Kit를 사용하여 HBM Memory의 성능을 보여주는 데모를 보여드리도록 하겠습니다.
[인텔
® Stratix
® 10 FPGA]
[웨비나 주요내용]
- Memory Bandwidth Challenge
- Stratix10 MX (DPRAM SiP) Solution
- Architecture Details
- Hard Memory Controller
- HBM Simulation Environment
- S10 MX Operating Demo