이번 웨비나에서는 RISC-V 병렬처리 동기화 및 락킹 기법에 대해 공유하는 시간을 마련하였습니다.
RISC-V는 최근에 급부상하고 있는 64비트 마이크로프로세서입니다.
명령셋구조(ISA)를 아주 효율적으로 설계하여 x86, ARM, MIPS의 단점들을 극복하여 저전력에서 아주 효율적으로 동작합니다.
더구나 내부 기술을 오픈하여 누구나 라이센스 비용없이 연구 개발할 수 있도록 많은 기술 자료들을 공유하고 있습니다.
RISC-V 명령세트구조(ISA)에 대해서 이미 웨비나를 진행하였기 때문에 RISC-V의 장점에 대해서 많이 알고 있으리라 생각됩니다.
이번 웨비나에서는 특별히 마이크로프로세서 병렬처리에서 해결해야할 문제인 동기화와 락킹 기법에 대해서 기술하도록 하겠습니다.
RISC-V는 동기화와 락킹 처리를 좀더 효율적으로 할 수 있는 명령들을 지원합니다.
- Load Reserved
- Store Conditional
- AMO 계열명령
- FENCE 동기화
이번 웨비나에서는 위의 명령들에 대해서 자세히 이해하는 시간을 마련했습니다.
그동안 동기화와 락킹 기법에 대해서 관심을 많이 가지고 계셨다면, 이번 웨비나에서 이것을 확실히 이해하는 알찬 시간 되시기 바랍니다.